电磁兼容工程师网

标题: 降低輸出電流以降低共模雜訊 [打印本页]

作者: mic29    时间: 2013-9-12 10:33
标题: 降低輸出電流以降低共模雜訊
手上有這麼一張資料,看不懂第二點的原理,請指教!
作者: webber_RAE    时间: 2013-9-12 11:18
我认为是这样子的:
  从第一个公式来看:当di/dt 常量(,那么减小L的值的方法只有一条路可走:减小Vg
所以第二个公式就好解释了:当dV/dt 常量,减小电容C的方法:就是减小电流I
作者: webber_RAE    时间: 2013-9-12 12:04
webber_RAE 发表于 2013-9-12 11:18
我认为是这样子的:
  从第一个公式来看:当di/dt 常量(,那么减小L的值的方法只有一条路可走:减小Vg
  ...

这个目的在于抑制地电位的产生。通常的方法有下列:
1 减小IC输出端的接地回路的杂散电感:比如说采用表面贴(SMD)元器件,采用多层板,减少Via数目等等

作者: webber_RAE    时间: 2013-9-12 12:06
webber_RAE 发表于 2013-9-12 12:04
这个目的在于抑制地电位的产生。通常的方法有下列:
1 减小IC输出端的接地回路的杂散电感:比如说采用表 ...

2.减小IC输出端的负载电容和输出电压摆幅:采用输入电容较小的,低电压工作的IC
3如果允许,IC输出端尽可能的使用RC filter
作者: walterP    时间: 2013-9-12 14:17
文中目的是减小共模干扰电压Vg。
1)Vg=i*(jwL)
2)i=Vout*(jwC)
第一点是说式1):要减小Vg,就要减小L,减小L的办法就是减小接地长度。
第二点是说式2):要减小Vg,就要减小i,要减小i,就要减小C,就是降低杂散电容。

作者: 桃花岛主    时间: 2013-9-12 23:56
减小接地长度,实际中就是减小接地电感,比如加宽或减短地线,使用接地平面等等;
输出电流有点勉强,可以认为是共模电流吧,减小分布杂散电容可以减小共模电流。
作者: mic29    时间: 2013-9-13 10:15
感謝各位指教,我也看懂了!

由法拉第定律V=L*di/dt可知,要降低地層共模電壓的方法,可由降低L和I 著手
降低L的方法,前面都說過了,而降低I的方法,由I=C*dv/dt可知,就是降低輸出電壓和雜散電容

我被兩個字誤導了,如島主說的,I 是耦合電流而不是輸出電流,降低輸出電流是無法降低地層共模電壓的
作者: kenji    时间: 2013-9-13 14:11
共模电流都是感生出来的
作者: sarenbarci    时间: 2013-9-16 11:13
我也学习了
作者: mic29    时间: 2013-9-17 08:55
我不算高手,只是對EMC有些興趣,也就多花了點時間而已

你是台灣人嗎?

這份資料是十幾年前COPY的,早忘了出處
建議你去百度文庫找找,夠讓新人看個三、五年看不完了

以後遇到問題,可以來這裡大家多多交流!
作者: mic29    时间: 2013-9-20 09:26
535749 发表于 2013-9-19 20:13
Mic29前輩...
  感謝你的指引.....  
  是的我是台灣人


你應該是我第一個遇到的台灣人,非常高興認識你!

以下是我的聯絡資料,有問題歡迎找我討論
Mic29@kimo.com       
mic.huang@everlight.com       
0926128920
我的英文全名是Michael

作者: 火星人    时间: 2013-9-22 14:12
我是来学习的
作者: mic29    时间: 2013-9-23 14:47
我是來吹的
作者: mic29    时间: 2013-9-23 15:03
535749 发表于 2013-9-21 21:36
Mic29 前輩,
      真期待能與你相見... 目睹EMC大師的風範...
      有機會與你好好的請教請教..(EMC這 ...


以前也一直覺得EMC是black magic,但後來才知道原來是自己腦袋裡的知識太貧乏了,慚愧!

也別稱我大師,EMC的相關知識太廣,論壇裡的高手太多,讓人看了笑話!




欢迎光临 电磁兼容工程师网 (http://bbs.emcmark.com/) Powered by Discuz! X3.4