电磁兼容工程师网

标题: 一般的CLOCK时钟线能对地并多大的电容 [打印本页]

作者: sdpthjz    时间: 2011-11-17 10:47
标题: 一般的CLOCK时钟线能对地并多大的电容
请教一下,一般的CLOCK时钟线对地选取多大的电容?
作者: douaiyu    时间: 2011-11-17 14:31
100p以下的看看
作者: 桃花岛主    时间: 2011-11-17 21:08
2#说的对,建议20pF左右,避免对时钟信号产生影响;
一般情况下不加这个电容,只需串联电阻或磁珠,因为时钟线对地也有分布电容;
时钟线上加电阻和电容等后一定要用示波器测下时域信号,避免影响时钟信号;
可参考《XX#数字信号处理板电磁兼容测试案例分析》
http://bbs.emcbest.com/viewthread.php?tid=746&extra=page%3D1
作者: allenhua    时间: 2011-11-18 22:21
一般都是10pf/15pf,先从小的开始呗,4.7/6.8/8.2PF
作者: rarkii    时间: 2011-11-22 10:48
加多大电容到信号上与信号完整性有关了。
就以我们最常见的方波信号为例,周期为T,脉宽为D,上升沿时间为Tr.
首先我们来认识一下,一个信号的主要频谱功率密度主要集中在转折频率以下,也就是说,如果转折频率以下的功率密度可以有一个平坦频率响应,那么数字信号几乎就可以无失真的通过,所以加电容应该以转折频率为准。
在实际操作过程中应考虑多方面的因素,概率问题,有些时候我们在一两个机器上面没有问题,一旦量产就出现10%甚至以上的不良,那么就是大问题了,EMC就是要具体情况具体分析,举个例子,USB信号加电容的问题,USB全速12MHz线缆很短甚至可以加100pF电容,如果很长,33pF就可能造成上升沿时间突变。还有很多例子就不一一详举了。
作者: taybi    时间: 2011-12-13 21:03
版主rarkii 高人啊,学习了。

一般可以这样选择,按照5倍的CLK频率为转折点,选择以这个转折频率为谐振点的电容即可,这样就能覆盖高频信号带宽,至少信号没有问题。如果你EMC问题很烂,那么和HW人员PK一下,牺牲一点信号了,适当加大电容,呵呵。




欢迎光临 电磁兼容工程师网 (http://bbs.emcmark.com/) Powered by Discuz! X3.4