电磁兼容工程师网
标题:
请教下,多次谐波的RE怎样解决,比如clock的
[打印本页]
作者:
xyzqq123321
时间:
2012-2-28 23:05
标题:
请教下,多次谐波的RE怎样解决,比如clock的
请教下,多次谐波的RE怎样解决,比如clock的
作者:
zoumm19
时间:
2012-2-29 09:35
首先要找准是哪个器件的谐波,再针对这个器件做滤波,屏蔽等措施
作者:
楚狂人
时间:
2012-2-29 11:13
如果只是PCB,有句话叫做layout 是万能的; 如果涉及到外接电缆,那就需要注意屏蔽,滤波,隔离,接地 等。
作者:
leafcai85
时间:
2012-2-29 15:16
如果只是PCB,有句话叫做layout 是万能的; 如果涉及到外接电缆,那就需要注意屏蔽,滤波,隔离,接地 等。
楚狂人 发表于 2012-2-29 11:13
有点不同意版主的说法,在器件选型以及原理图设计良好的基础上,同时layout合理才能保证EMC性能。如果元件本身就有缺陷或者原理图设计滤波接地没做好,再好的layout也没辙。
作者:
楚狂人
时间:
2012-2-29 21:30
回复
4#
leafcai85
上面提到一个前提,如果只有PCB,而没有任何外接电缆。
作者:
桃花岛主
时间:
2012-2-29 22:55
回复
4#
leafcai85
元器件本身有问题的最折腾人,以前碰到过器件的案例,换了个器件好了。。。
时钟谐波和开关电源谐波的论坛上有好多,可以搜一下,工频谐波比较难搞,可能会涉及到PFC电流,你自己可以了解下。
作者:
red127
时间:
2012-3-2 12:26
外接的线缆如有CLK信号存在,比较难搞,线缆最好要搞屏蔽的
作者:
aimode
时间:
2012-3-4 14:40
如果是时钟的谐波,最好从源头处理,比如电源滤波啊、时钟信号加电阻磁珠啊、时钟布线跨分割等等。
作者:
wsn005
时间:
2013-4-15 22:06
作者:
beiluo
时间:
2013-4-15 22:29
最简单就是在时钟输出端加RC,时钟的终端串联22欧姆电阻。电阻可以在100欧姆以下,典型33欧姆,电容就要看时钟频率了,典型在47pf以下试试。对于100MHz以上,最好不超过10pf。
作者:
haiyun0921
时间:
2013-4-17 19:51
回复
11#
beiluo
终点改为上拉或者下拉是否可行?
欢迎光临 电磁兼容工程师网 (http://bbs.emcmark.com/)
Powered by Discuz! X3.4