电磁兼容工程师网
标题: 如何才能避免单板模块屏蔽时腔体谐振 [打印本页]
作者: 桃花岛主 时间: 2012-3-17 08:53
标题: 如何才能避免单板模块屏蔽时腔体谐振
单板屏蔽腔体可能导致腔体谐振问题,谐振频率与PCB的层结构、介质有关,也与屏蔽腔体的几何尺寸有关。在射频PCB设计中主要关注最低谐振频率,当工作频率接近最低谐振频率时,会影响电路的正常工作,因此应选择合适的屏蔽腔体尺寸,使其谐振频率不要落在工作频带内。
一般情况下,屏蔽腔体最低谐振频率宜远高于工作频率,最好10倍以上。屏蔽腔体的高度一般为第一层介质厚度15~20倍以上,要保证较高的器件能放进去。在屏蔽腔体底面积一定的情况下,要想提高屏蔽腔体的最低谐振频率,就要增加长宽比,即避免正方形的屏蔽腔体。
为避免屏蔽腔体谐振,设计屏蔽腔体时应该遵守以下原则:
(1) 选用几何长度和宽度远小于最高频率λ/2波长的屏蔽腔体。
(2) 屏蔽腔体尺寸较大时,可将内部分割成若干个较小的屏蔽舱。
(3) 避免选用正方体形状的屏蔽腔体。
作者: xujintuo 时间: 2012-3-29 23:27
腔体的谐振是可以通过仿真得到的,为了得到精确的结果,一般会选择将器件放入腔体中仿真,器件的材料一般选择封装材料即可。谐振的仿真的准确度和实测有一定差异,尤其是高次模的谐振很难仿真准确。
若出现腔体谐振,一般做法是改变腔体的结构(添加悬梁等),使得器件的使用频率避开谐振频率即可。
作者: 桃花岛主 时间: 2012-3-30 21:35
回复 2# xujintuo
其实我也对这个比较纳闷,就是前期设计时如何才能知道会不会谐振,你用什么软件仿真的?是HFSS吗?
作者: xujintuo 时间: 2012-3-30 22:36
是用HFSS仿真的,我的经验是一般留500M的余量即可。
作者: wc261034 时间: 2012-6-6 22:55
非超好的资料
作者: chiyu 时间: 2012-9-4 19:50
不懂
作者: xiaomujie 时间: 2016-8-17 16:42
学习
作者: lxl6021 时间: 2016-10-28 10:11
又学习了一招绝招!
欢迎光临 电磁兼容工程师网 (http://bbs.emcmark.com/) |
Powered by Discuz! X3.4 |