电磁兼容工程师网

标题: 网络端口辐射严重超标-求解 [打印本页]

作者: dangjie666    时间: 2012-4-20 14:38
标题: 网络端口辐射严重超标-求解
我们做的一款计算机,金属外壳,六层板,网络端口辐射超标很厉害,已经做过很多措施,目前仍然超标严重,请跟大家给一些思路。 (, 下载次数: 113)
作者: lsp25071050    时间: 2012-4-20 15:58
125MHZ的3,5,6倍频分别是375,625,750MHZ。不知道你的产品中是否有与125MHZ相关的频率呢?
作者: lsp25071050    时间: 2012-4-20 15:59
低频段很大程度上是电源引起的
作者: dangjie666    时间: 2012-4-20 17:13
回复 2# lsp25071050


    有就是我上面提的网络端口的频率,上面有网络端口线路图和layout截图
作者: dangjie666    时间: 2012-4-20 17:14
低频段很大程度上是电源引起的
lsp25071050 发表于 2012-4-20 15:59



    低频的已解,由键盘鼠标带出,主要是375M,很难搞定
作者: allenhua    时间: 2012-4-20 17:47
1. 调整网口驱动
2. 调整变压器(选择内部含共模电感的)
3. PCB设计可能还需要调整(中心抽头容值/接地平面的地不干净,因为螺钉孔太远)
作者: dangjie666    时间: 2012-4-20 17:58
1. 调整网口驱动
2. 调整变压器(选择内部含共模电感的)
3. PCB设计可能还需要调整(中心抽头容值/接地 ...
allenhua 发表于 2012-4-20 17:47


谢谢!!
调整网口驱动-不太明白,能否说具体一些。
调整变压器-内部的共模电感和抽头电容都调整过,或者没有效果,或者,375M下来,750M又上去了,
PCB设计可能还需要调整-螺丝孔位置牵扯到机构,是不能动的,至于其他方面,我们在layout上改了不少地方,没有效果,
不知道你能从我们的layout和线路图上能否看到可改进的地方。
作者: dangjie666    时间: 2012-4-20 18:07
1. 调整网口驱动
2. 调整变压器(选择内部含共模电感的)
3. PCB设计可能还需要调整(中心抽头容值/接地 ...
allenhua 发表于 2012-4-20 17:47



    我们线路图上的电容值也改过很多次,没有效果,这里地平面确实不干净。但是有什么具体的改进方法吗?
作者: zzbsfere    时间: 2012-4-20 18:11
主要还是PCB布局,晶振旁边的走线较近
作者: allenhua    时间: 2012-4-20 19:05
还有就是你V3.3电源平面不干净

看看调整差分信号的驱动是否可以降低不?你可以采用100M模式测试一下,对比就知道差分信号的辐射能量
作者: 桃花岛主    时间: 2012-4-20 21:40
首先,你的层叠是如何设置的,这个也比较重要,六层板推荐 TOP  GND  S   POW  GND  BOT;
第二,你的接口有没有设置静地,别且静地处有与机壳连接的安装孔;
第三,没看到你网口隔离变压器,这个要离接口近一些;
第四,有没有Bobsmith电路,这个对辐射有10dB抑制作用;
建议先检查以上四点。另外,千兆网时钟频率为125M,这个也要查找下源头,感觉你layout布线里晶振很近。
作者: rarkii    时间: 2012-4-20 23:24
你们的PCB存在严重问题,如果在深圳我可以指导下你们:
1.3.3V的LED电源需要那么大平面吗?
2.差分对怎么不包地,也没看到孔;
3.晶振的布局,旁边那么多的走线;
4.螺丝孔打到地,真正有几个孔相连,够了吗?
5.PCB的地平面完整性,连孔断地,分割;
6.电源的去耦电容也太远了吧,内缩20H呢?

原理图方面:
1.次级的滤波电容每组多并联一个1nf;
2.芯片的内部DC-DC隔离滤波等;
作者: lsp25071050    时间: 2012-4-21 08:45
有没有试过使用高频磁珠呢?
作者: AAQQSS123321    时间: 2012-4-21 11:36
请问岛主,Bobsmith是什么
化二为一 发表于 2012-4-21 09:32



    这个老美发明的,是阻抗匹配用的,对EMC有好处
作者: dangjie666    时间: 2012-4-23 11:13
非常感谢诸位高手的帮助,我回复一下。
1 375M,750M是我们的千M网口和外界传输数据时带出来的(我们测试时,用网线连另外一台电脑,pin IP)。他的基频确实来自layout图中下方方形LAN控制芯片旁的无源晶振。
2信号线离晶振过近,信号线包地,我们考虑过,但是确实一点空间也没有了。
3电源平面内缩20H,考虑过也是没有空间,内缩了一点。
4 至于叠层,这肯定是这个问题的重要原因,但是不可能改版了,我们是信号-地-信号-信号-电源-信号,产品刚开始时不是我接的,这样做可能是我们产品的信号线确实太多了,走不开。
5 静地的处理,首先我们确实一直是使用的一块完整的地,没有划分机壳地,但是要划单独的机壳地,要把整个的IO区域划开,这个区域我们的信号很多,这样许多IO信号,像LAN,USB势必要跨两个地,这样我们要加电容,不知这样做最终效果会如何。
6我们使用的是集成网口,变压器,共模电感都集成在网口内部,已经调节过,无效果。
7 去耦电容与滤波电容,下一版,我们试着再加几个,估计效果不大。
8  3.3V平面除供电外,我们还有一个考虑就是让8对差分线参考一个完整的电源平面。所以划了这么大。
作者: dangjie666    时间: 2012-4-23 11:21
还有诸位高手提的三条思路
Bobsmith,晶振扩频,加高频磁珠,我们没做过,去考量一下。谢谢~
作者: dangjie666    时间: 2012-4-23 16:02
岛主,Bobsmith已经有了,内置于网口连接器中。这个方法也不行了。
作者: dangjie666    时间: 2012-4-23 16:31
高频磁珠我们下板加在电源上试试
作者: beiluo    时间: 2012-4-25 22:59
我们公司产品都有网口,经常遇到网口的问题:
1. 你那个变压器是不是和PHY芯片连接,如果是,那么PHY芯片和你的主控芯片之间肯定有几根125M的时钟,可能他就是源头,你可以在定位时用万用表探针点这几根时钟,看375M的频谱波形是不是变很高,如果是则他就是源头。可以再输出段上面加RC,33欧姆,15pf~22pf;
2. 你那个PCB分层不合理,第五层应全铺地,不然信号回流环路变大,也可以不全铺,但网口走线经过区域应铺成地;
3,网口差分对走线严格控制等长走线,尽量不穿层;
4,49欧姆电阻处对地电容可以再10pf~47pf调节可能有作用。
作者: dangjie666    时间: 2012-4-26 14:19
请问谁知道LAN信号可以开展频吗?诸位高手说的我们能做的基本都做过了。
作者: dangjie666    时间: 2012-4-26 17:41
我们公司产品都有网口,经常遇到网口的问题:
1. 你那个变压器是不是和PHY芯片连接,如果是,那么PHY芯片和 ...
beiluo 发表于 2012-4-25 22:59



    谢谢你的建议,
我们的phy和controler是集成在一起的,你说都在内部,改不了 。第二层铺了完整的地了。我们用的电源太多,第五层只能全给电源用。
作者: chong2618    时间: 2012-5-19 15:53
信号线太长,并且tune线引起的差模辐射啊 建议缩短差分线的长度 ,减少tune线
作者: AAQQSS123321    时间: 2012-7-7 21:03
回复 32# 化二为一


    无源晶振,那它的clk还可以串电阻吗




欢迎光临 电磁兼容工程师网 (http://bbs.emcmark.com/) Powered by Discuz! X3.4