开启左侧

关于晶振电路的EMI防护

[复制链接]
emclover 发表于 2012-11-23 09:42:14 | 显示全部楼层 |阅读模式 打印 上一主题 下一主题
大家来谈谈晶振电路的EMI防护的心得,32M单片机内部晶振 在基频点超标,有些怎样的解决思路?

32M基频有点高

32M基频有点高

精彩评论9

rubbishman 发表于 2012-11-23 10:09:44 | 显示全部楼层
直接串接电阻对基频时钟进行衰减
火星人 发表于 2012-11-23 10:10:25 | 显示全部楼层
考虑一下信号完整性,减小环路,做一下地保护,CLK做一下抑制。
 楼主| emclover 发表于 2012-11-23 12:44:24 | 显示全部楼层
回复 4# 化二为一


   
扩频技术
是怎么回事?都还没这个概念?能否详解?
火星人 发表于 2012-11-23 13:05:44 | 显示全部楼层
扩频就是“JIT” ,把有限的能量分散开来,使幅值降低的技术。
owen11 发表于 2012-11-26 17:15:49 | 显示全部楼层
CLK线上串联150欧姆电阻,电阻靠近晶振位置放置。阻值可根据测试情况调整,一般不超过300欧姆。
阿飞小白 发表于 2013-3-20 22:44:54 | 显示全部楼层
回复 8# 化二为一


   化二,这扩频技术是如何在开关电源中使用的,可以解释下吗?
xyd82 发表于 2013-3-21 09:59:41 | 显示全部楼层
回复 5# 化二为一


    化二兄这个说的笼统了,环路是因为CLLOK信号形成环路儿引起的差模噪音吗,林外信号完整性这块太广了, 阻抗匹配/串扰。。。
另外实际中对阻抗匹配还没咋研究过
mic29 发表于 2013-6-17 15:22:31 | 显示全部楼层
32MHZ這個頻率可能是用了泛音晶振,也可能是基頻晶振
AT切的基頻晶振會對EMC比較好
chengaochao 发表于 2013-6-21 16:17:19 | 显示全部楼层
一般看无源晶振的处理差不多都是在OUT脚串电阻,以前做IT类产品的时候差不多都是加100Ω左右;刚来新公司看见有给27MHz的晶振串1K的电阻
两线之间并一个100K或者1M的电阻,这个的作用好像跟差分线之间有时加的电阻总用一样是为了保持两线之间的电位稳定吧;
另外两线加电容到地,常用27pF左右,但是上次听了公司一个内部培训的课程,讲师说这俩电容值是可以算的,不一定非要一样;
另外晶振外壳可以接地试试;
再有就是layout的时候两线到IC相应的脚要尽量短,包地处理,晶振注意与别的敏感元件和布线保持距离,可以单独分地给晶振,还有晶振下一层不要走线
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

读懂电磁兼容前沿技术
电磁兼容工程师网和论坛专注于电磁兼容行业自媒体平台,平台集聚大批资深的电磁兼容技术专家,面向电磁兼容应用行业工程师人群,提供技术交流、答疑解惑、资料下载等,每年在全国巡回举办最专业技术研讨会。以助力行业创新发展为使命,经过14年的发展,已成为电磁兼容行业最具知名度的会员制社区。
加入我们

电磁兼容群:334175333

防雷技术群:50395925

安规技术群:559434720

联系我们

公司地址:陕西省西安市高新区毕原二路军民融合产业园一期B1栋1层101室

联系电话:王媛媛 17791287039

联系电话:桃花岛主 18991808692

电子邮箱:info@emcmark.com