开启左侧

时钟电路的电磁兼容设计

[复制链接]
emcbbs 发表于 2013-4-8 15:57:51 | 显示全部楼层 |阅读模式 打印 上一主题 下一主题
时钟电路在数字电路中占有重要地位,同时时钟电路也是产生电磁辐射的主要来源。一个具有2ns上升沿的时钟信号辐射能量的频谱可达160MHz,其可能辐射带宽可达十倍频,即1.6GHz。因此,设计好时钟电路是保证达到整机辐射指标的关键。

精彩评论6

 楼主| emcbbs 发表于 2013-4-8 15:59:23 | 显示全部楼层
时钟电路设计的主要问题有以下几个方面:
1)阻抗控制
  计算各种由印制电路板线条构成的微带线和微带波导的波阻抗、相移常数、衰减常数等。
 楼主| emcbbs 发表于 2013-4-8 16:01:18 | 显示全部楼层
2)传输延迟和阻抗匹配
  由印制线条的相移常数计算时钟脉冲的延迟,当延迟达到一定数值时,就要进行阻抗匹配以免发生终端反射,使时钟信号抖动或发生过冲。阻抗匹配的方法有串联电阻、并联电阻、戴维南网络、RC网络、二极管阵列等。
 楼主| emcbbs 发表于 2013-4-8 16:03:01 | 显示全部楼层
3)印制线条上接入较多荣性负载的影响
  接在印制线条上的容性负载对线条的波阻抗有较大的影响。特别对总线结构的电路来说,容性负载的影响往往是要考虑的关键因素。
 楼主| emcbbs 发表于 2013-4-8 16:34:18 | 显示全部楼层
时钟发生器尽量靠近用该时钟的器件,石英晶体振荡器外壳要接地,石英晶体及对噪声敏感的器件下面不要走线;用地线将时钟区圈起来,时钟线要尽量短。时钟线垂直于I/O线比平行于I/O线干扰小,时钟元器件引脚需远离I/O电缆。
webber_RAE 发表于 2013-4-10 08:32:03 | 显示全部楼层
时钟电路 不同频率对应的阻抗也不同。能详细说一下 ?
slxyc 发表于 2013-4-11 09:22:10 | 显示全部楼层
时钟主要是上升下降沿时间,这个特别重要,满足信号质量要求的情况下,最好选择上升下降沿时间大的。
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

读懂电磁兼容前沿技术
电磁兼容工程师网和论坛专注于电磁兼容行业自媒体平台,平台集聚大批资深的电磁兼容技术专家,面向电磁兼容应用行业工程师人群,提供技术交流、答疑解惑、资料下载等,每年在全国巡回举办最专业技术研讨会。以助力行业创新发展为使命,经过14年的发展,已成为电磁兼容行业最具知名度的会员制社区。
加入我们

电磁兼容群:334175333

防雷技术群:50395925

安规技术群:559434720

联系我们

公司地址:陕西省西安市高新区毕原二路军民融合产业园一期B1栋1层101室

联系电话:王媛媛 17791287039

联系电话:桃花岛主 18991808692

电子邮箱:info@emcmark.com