开启左侧

DPF EMC 测试超标,给个解决思路

[复制链接]
zhvdo 发表于 2010-8-31 18:42:28 | 显示全部楼层 |阅读模式 打印 上一主题 下一主题
有一个DPF,在屏不接的情况下FCC测试不超标,但接上屏在45—65M超标, 主要的点有三个 50M, 66M, 84M超的比较多,在天线水平的状态是不超的,只有在垂直状态下超,能不能提供一个解决的思路,附图在垂直状态下的测试图 123.JPG

精彩评论10

zc_infino 发表于 2010-8-31 20:08:13 | 显示全部楼层
相对较低的频率,是否是滤波没有做好啊。如果有仪器,最好测一下电场和磁场,找到一个相对位置。
zc_infino 发表于 2010-8-31 20:09:11 | 显示全部楼层
另外是否考虑下为结构泄露
桃花岛主 发表于 2010-8-31 21:28:17 | 显示全部楼层
液晶屏上一般会有时钟,把这三个频率两两减一下,看看是否为某一时钟的倍频,然后再对时钟做处理;
另外液晶屏与单板之间的排线一般是个很大的干扰源,这重点关注下;
还有如果垂直超标通常与垂直的电缆和水平的缝隙有关,仔细排查下。

时间关系,就说这点,下面链接中9#有我回的相似的帖子,仅供参考。

http://www.xdemc.com/viewthread.php?tid=868&extra=page%3D1
allenhua 发表于 2010-9-1 13:40:31 | 显示全部楼层
屏的电源、与接地两者关系较大。
 楼主| zhvdo 发表于 2010-9-1 17:24:21 | 显示全部楼层
感谢桃花岛主,在你的提示下,我把屏的CLK(33M)上串联了120Ω/100M的磁珠和22Ω的电阻后,前端的得到很大抑制,附图所示:
疑问的是,在附图中有个点312M也超了一点(为SDRAM CLK156M两倍),与昨天的图比较(昨天也有点高,但不超)在SDRAM CLK 什么都不动的情况下为什么会高了?
处理方法是否跟你昨天讲的类似?

1123.JPG
桃花岛主 发表于 2010-9-1 19:13:26 | 显示全部楼层
每次你搭建的环境不可能绝对一致,所以标准认为每次测量3dB的误差范围内是正常的,就是这个道理。

SDRAM在电源管脚加小电容,0.001uf 试试,时钟线上也可以串阻尼电阻,我用过,有效果,但前提是不要影响时钟信号。建议优先电源管脚加小电容的方法。
rarkii 发表于 2010-9-2 23:21:47 | 显示全部楼层
SDRAM不要加太大电容,最多是PF级
这里产生很大不一致性,大量维修,返修
rarkii 发表于 2010-9-2 23:22:31 | 显示全部楼层
另外注意SDCLK的地回路,局部环流和屏蔽作用。
wq_463 发表于 2010-9-13 19:43:12 | 显示全部楼层
学习,受教了!
感谢楼主和版主!
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

读懂电磁兼容前沿技术
电磁兼容工程师网和论坛专注于电磁兼容行业自媒体平台,平台集聚大批资深的电磁兼容技术专家,面向电磁兼容应用行业工程师人群,提供技术交流、答疑解惑、资料下载等,每年在全国巡回举办最专业技术研讨会。以助力行业创新发展为使命,经过14年的发展,已成为电磁兼容行业最具知名度的会员制社区。
加入我们

电磁兼容群:334175333

防雷技术群:50395925

安规技术群:559434720

联系我们

公司地址:陕西省西安市高新区毕原二路军民融合产业园一期B1栋1层101室

联系电话:王媛媛 17791287039

联系电话:桃花岛主 18991808692

电子邮箱:info@emcmark.com