以這張圖說一下我自己到目前對I/O分割的認知,請各位指點
以EMI來說,雜訊電流方向為單板到纜線,而I/O分割的設置目的就是要避免雜訊電流出現在纜線上,而出現EMI FAIL
所以在信號線經過data line filter (DLF)後將下方各層PCB淨空的目的是為了避免再有任何雜訊耦合到DLF後端的無雜訊信號線上,而由纜線發射產生EMI
由EMI的角度來看,該圖是合理的設計
以EMS來說,雜訊電流方向為纜線到單板,而I/O分割的設置目的就是要避免外部雜訊電流出現在單板上,而出現EMS FAIL
所以若將連接器下到系統地,則表示將纜線屏蔽層耦合到的外部雜訊直接送到單板,將產生地電位共模電壓,容易出現EMS FAIL,除非是使用無屏蔽纜線
但即使使用無屏蔽纜線,將連接器外殼下到I/O內也沒有什麼不良影響,所以為保險起見,還是連接器外殼應該下在I/O GND,適用屏蔽與無屏蔽纜線
因此由EMS的角度來看,該圖是不合理的設計
|