开启左侧

RE 720MHZ,912MHZ

[复制链接]
wangsheng206 发表于 2014-1-22 19:04:44 | 显示全部楼层 |阅读模式 打印 上一主题 下一主题
各位大虾:
      江湖告急,RE测试,会有720MHZ,912MHZ 的频点的尖刺冒出,出现的频率大概10秒钟一次,冒出的幅值有20dB左右。
EUT 没有接任何的外设,显示器也没接。
请各位大虾指点迷津。感谢!

精彩评论11

jld326 发表于 2014-1-22 21:47:12 | 显示全部楼层
对设备情况描述再详细点
桃花岛主 发表于 2014-1-22 23:08:55 | 显示全部楼层
是啊,描述仔细些,这么高的频点,一般不会是线缆出来的了,看看开口和缝隙等等。
 楼主| wangsheng206 发表于 2014-1-23 08:58:16 | 显示全部楼层
各位大虾,请参见 RE 的数据,其的频点都已经解决,目前就剩下,720MHZ和912MHZ的频点了。
主板为6寸的8层板,risc架构,测试时使用超级终端控制,输入命令后,将所有的外设移除,只剩下DC12V的电源对其供电。
机器的外壳为塑胶外壳,没有任何的屏蔽功能。
尝试对CPU 的24MHZ的振幅进行限幅后,有改善,但还是超limit。
将USB chock移除后,没改善。

RE data

RE data
zws228 发表于 2014-1-23 14:45:52 | 显示全部楼层
从超标频率点上分析是24M晶振倍频出来的时钟信号,超标频点间隔刚好是96.03MHz,
这么高的频率可能是主IC到DDR的CLK信号出来的。可以把此信号上的电阻换成磁珠+对地电容试下
另外用频谱分析仪可以准确快速的定位
以上是个人见解,请岛主点评!
jld326 发表于 2014-1-23 21:54:52 | 显示全部楼层
恩,像是24M的时钟的过,限幅用处不大,考虑在时钟输出端串联33欧电阻,同时在晶振电源处加1000pF电容,注意电容走线长宽比不宜大于3
桃花岛主 发表于 2014-1-23 23:27:18 | 显示全部楼层
源端串阻限流的方式理论上改善幅度不是很大,通常超标不是很大的情况下可以使用,建议你重点关注布线,即环路,一个,环路有没有增大,另一个,有没有和其他布线串扰。
jld326 发表于 2014-1-24 21:47:33 | 显示全部楼层
桃花岛主 发表于 2014-1-23 23:27
源端串阻限流的方式理论上改善幅度不是很大,通常超标不是很大的情况下可以使用,建议你重点关注布线,即环 ...

恩,岛主说得靠谱
 楼主| wangsheng206 发表于 2014-1-26 08:16:40 | 显示全部楼层
感谢,各位的指点。个人感觉应该比较像是USB 部分带出的,明天我再去实验室debug,有新的进展再更新给大家。谢谢!
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

读懂电磁兼容前沿技术
电磁兼容工程师网和论坛专注于电磁兼容行业自媒体平台,平台集聚大批资深的电磁兼容技术专家,面向电磁兼容应用行业工程师人群,提供技术交流、答疑解惑、资料下载等,每年在全国巡回举办最专业技术研讨会。以助力行业创新发展为使命,经过14年的发展,已成为电磁兼容行业最具知名度的会员制社区。
加入我们

电磁兼容群:334175333

防雷技术群:50395925

安规技术群:559434720

联系我们

公司地址:陕西省西安市高新区毕原二路军民融合产业园一期B1栋1层101室

联系电话:王媛媛 17791287039

联系电话:桃花岛主 18991808692

电子邮箱:info@emcmark.com