回复 5# lsp25071050
排阻去掉反而能过,莫非加了排阻后布线阻抗控制变差,确定下你驱动器输出阻抗,然后查一下布线阻抗,看看是不是加电阻阻抗匹配变差;
排线就是互联PCB设计的一个软肋,因为排线上地的阻抗高,信号回流流过则会产生电位差,这个就是共模干扰的来源,加磁环后可能抑制了排线高频共模的东西;
加磁排某些频段变差也可以理解,因为磁性材料随频率阻抗会产生变化,所以表现在某些频段阻抗可能高,某些频段阻抗可能低,因此,抑制效果不同,这就是在整改时为什么I/O线有的套个两个磁环,一个直接穿过滤高频,一个绕几匝滤低频;
对于排线的这种方案,一个是在排线两端滤波,一个可以用带屏蔽层的柔性FPC代替排线。 |