开启左侧

如何才能避免单板模块屏蔽时腔体谐振

[复制链接]
桃花岛主 发表于 2012-3-17 08:53:09 | 显示全部楼层 |阅读模式 打印 上一主题 下一主题

单板屏蔽腔体可能导致腔体谐振问题,谐振频率与PCB的层结构、介质有关,也与屏蔽腔体的几何尺寸有关。在射频PCB设计中主要关注最低谐振频率,当工作频率接近最低谐振频率时,会影响电路的正常工作,因此应选择合适的屏蔽腔体尺寸,使其谐振频率不要落在工作频带内。

一般情况下,屏蔽腔体最低谐振频率宜远高于工作频率,最好10倍以上。屏蔽腔体的高度一般为第一层介质厚度15~20倍以上,要保证较高的器件能放进去。在屏蔽腔体底面积一定的情况下,要想提高屏蔽腔体的最低谐振频率,就要增加长宽比,即避免正方形的屏蔽腔体。

为避免屏蔽腔体谐振,设计屏蔽腔体时应该遵守以下原则:

(1)  选用几何长度和宽度远小于最高频率λ/2波长的屏蔽腔体。

(2)  屏蔽腔体尺寸较大时,可将内部分割成若干个较小的屏蔽舱。

(3)  避免选用正方体形状的屏蔽腔体。

精彩评论7

xujintuo 发表于 2012-3-29 23:27:15 | 显示全部楼层
腔体的谐振是可以通过仿真得到的,为了得到精确的结果,一般会选择将器件放入腔体中仿真,器件的材料一般选择封装材料即可。谐振的仿真的准确度和实测有一定差异,尤其是高次模的谐振很难仿真准确。
    若出现腔体谐振,一般做法是改变腔体的结构(添加悬梁等),使得器件的使用频率避开谐振频率即可。
 楼主| 桃花岛主 发表于 2012-3-30 21:35:21 | 显示全部楼层
回复 2# xujintuo

其实我也对这个比较纳闷,就是前期设计时如何才能知道会不会谐振,你用什么软件仿真的?是HFSS吗?
xujintuo 发表于 2012-3-30 22:36:27 | 显示全部楼层
是用HFSS仿真的,我的经验是一般留500M的余量即可。
wc261034 发表于 2012-6-6 22:55:25 | 显示全部楼层
非超好的资料
chiyu 发表于 2012-9-4 19:50:59 | 显示全部楼层
不懂
lxl6021 发表于 2016-10-28 10:11:41 | 显示全部楼层
又学习了一招绝招!
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

读懂电磁兼容前沿技术
电磁兼容工程师网和论坛专注于电磁兼容行业自媒体平台,平台集聚大批资深的电磁兼容技术专家,面向电磁兼容应用行业工程师人群,提供技术交流、答疑解惑、资料下载等,每年在全国巡回举办最专业技术研讨会。以助力行业创新发展为使命,经过14年的发展,已成为电磁兼容行业最具知名度的会员制社区。
加入我们

电磁兼容群:334175333

防雷技术群:50395925

安规技术群:559434720

联系我们

公司地址:陕西省西安市高新区毕原二路军民融合产业园一期B1栋1层101室

联系电话:王媛媛 17791287039

联系电话:桃花岛主 18991808692

电子邮箱:info@emcmark.com