非常感谢诸位高手的帮助,我回复一下。
1 375M,750M是我们的千M网口和外界传输数据时带出来的(我们测试时,用网线连另外一台电脑,pin IP)。他的基频确实来自layout图中下方方形LAN控制芯片旁的无源晶振。
2信号线离晶振过近,信号线包地,我们考虑过,但是确实一点空间也没有了。
3电源平面内缩20H,考虑过也是没有空间,内缩了一点。
4 至于叠层,这肯定是这个问题的重要原因,但是不可能改版了,我们是信号-地-信号-信号-电源-信号,产品刚开始时不是我接的,这样做可能是我们产品的信号线确实太多了,走不开。
5 静地的处理,首先我们确实一直是使用的一块完整的地,没有划分机壳地,但是要划单独的机壳地,要把整个的IO区域划开,这个区域我们的信号很多,这样许多IO信号,像LAN,USB势必要跨两个地,这样我们要加电容,不知这样做最终效果会如何。
6我们使用的是集成网口,变压器,共模电感都集成在网口内部,已经调节过,无效果。
7 去耦电容与滤波电容,下一版,我们试着再加几个,估计效果不大。
8 3.3V平面除供电外,我们还有一个考虑就是让8对差分线参考一个完整的电源平面。所以划了这么大。 |