12
返回列表 发新帖
开启左侧

DC-DC电压转化 EMC往往辐射很高,求指点,谢谢

  [复制链接]
lrbxiao8 发表于 2012-11-15 14:55:47 | 显示全部楼层
实践中有些人会把PHASE下面的第二层参考GND分开,防止大电流的波动把GND层弄脏。但是前提是你的回路要搞清楚,不然的话干扰会更大。
lrbxiao8 发表于 2012-11-15 14:57:58 | 显示全部楼层
回复 6# 疯狂701六子

叠层你说的这个已经够了,台式机上四层板都走得出来。TOP-GND-VCC-BOTTOM。
lrbxiao8 发表于 2012-11-15 15:11:28 | 显示全部楼层
另外你线路上预留的snubber RC可以减少L-MOS的电压尖峰,能有效降低高频部分干扰;
还有你的电感附近如果有敏感的受扰体,可以考虑用高端一点的一体成型屏蔽电感,这样漏磁较小,对外部干扰小。
还有你的输出电容可以尝试加一颗10uf级别的MLCC,可以降低输出的纹波和噪声,当然这个对辐射影响不大,主要是对后级芯片有好处。
 楼主| 疯狂701六子 发表于 2012-11-15 20:37:45 | 显示全部楼层
回复 12# lrbxiao8
谢谢!如果下层是VCC层的话,也是同样的处理手段吗???
lrbxiao8 发表于 2012-11-16 10:03:33 | 显示全部楼层
回复 14# 疯狂701六子


    phase下层如果是VCC层一样可以单独划出来,但是要搞清回路哦
lrbxiao8 发表于 2012-11-16 10:06:23 | 显示全部楼层
回复 14# 疯狂701六子


    不知道你整个电源是否都是参考VCC,我建议参考GND。即使是在VCC层也要单独划出一块GND。
您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

读懂电磁兼容前沿技术
电磁兼容工程师网和论坛专注于电磁兼容行业自媒体平台,平台集聚大批资深的电磁兼容技术专家,面向电磁兼容应用行业工程师人群,提供技术交流、答疑解惑、资料下载等,每年在全国巡回举办最专业技术研讨会。以助力行业创新发展为使命,经过14年的发展,已成为电磁兼容行业最具知名度的会员制社区。
加入我们

电磁兼容群:334175333

防雷技术群:50395925

安规技术群:559434720

联系我们

公司地址:陕西省西安市高新区毕原二路军民融合产业园一期B1栋1层101室

联系电话:王媛媛 17791287039

联系电话:桃花岛主 18991808692

电子邮箱:info@emcmark.com