忙碌一整,EMC Design guideline之 时钟线新鲜出炉啦!
1. 时钟线禁止跨moat,保证参考层的完整性!
2. CLK Ground Guard Trace包覆完整,线宽最少与PCB上最小Via孔径相同,1cm-1.5cm打Ground Via到地
3. clk若无法包覆,则必须遵守3W法则
4. Clock Test Point不要单独拉出来,如果必须如此,拉出部分不要超过100mil
5. clk最小宽度6mil
6. clk禁止穿越IC底部
7. clk 变换参考层最好不要超过两次,转层初50mil范围内加GND Via
8. clk 预留Bead、Cap位置(Cap最好不超过12pf)
9. clk距离PCB版边位置在75mil之上、
10. 无GND trace的情况下,clk不可与I/O、ESD敏感线、reset线等高速讯号线平行布线,如无法避免,保持在250mil-2000mil之间。
11. 时钟线尽量远离I/O、电源连接器、杂讯区域
12. clk转角使用45°或圆角,转角过大时,会伴随着阻抗不匹配和反射问题,频率越快,问题越明显
13. 时钟布线时要保证阻抗一致;同一层布线宽度相等,不同层要计算阻抗,保证一致;
14. 时钟线尽量布在板子内层,以带状物布线
15.对于clock元件之Decoupling电容,采用共振频率高于所压制之clock谐波电流之电容, 可使用一个或两个电容并联
时钟线是PCB板上的重中之重,一般layout都会优先布线,check时也是优先级最高的;以上我们认为前3点是检查的重点项目。
希望各位前辈多多补充,小弟感激不尽! |